本课程是集成电路工程专业的硕士研究生必修课程;其教学目标在于,通过课堂教学,使学生掌握数字集成电路的基本原理与设计的基本方法、基本工具、基本流程;理解数字系统芯片的基本结构、工作原理和实现途径。主要要求学生掌握集成电路的基本工艺原理,MOS管的BSIM模型;数字集成电路的基本单元电路设计、时序、功耗知识,掌握组合逻辑、时序逻辑的设计和时序分析;掌握从综合的角度采用VerilogHDL设计数字系统,并会用vcs软件进行仿真;了解逻辑综合工具的工作原理和流程;了解静态时序分析(STA),并会使用一种软件(ICC或者SoCEncounter等)实现数字电路的自动布局布线(Placement&Route);通过专题设计实验,使学生具备一定的专用集成电路系统的设计实现能力。
其教学目标在于,通过课堂教学,使学生掌握数字集成电路的基本原理与设计的基本方法、基本工具、基本流程;理解数字系统芯片的基本结构、工作原理和实现途径。主要要求学生掌握集成电路的基本工艺原理,MOS管的BSIM模型;数字集成电路的基本单元电路设计、时序、功耗知识,掌握组合逻辑、时序逻辑的设计和时序分析;掌握从综合的角度采用VerilogHDL设计数字系统,并会用vcs软件进行仿真;了解逻辑综合工具的工作原理和流程;了解静态时序分析(STA),并会使用一种软件(ICC或者SoCEncounter等)实现数字电路的自动布局布线(Placement&Route);通过专题设计实验,使学生具备一定的专用集成电路系统的设计实现能力。
希望弱电类专业的大学生和研究生选课,或对集成电路设计感兴趣的、具备一定的电路知识基础的人员。电路原理和数字逻辑电路的基本概念是必须的。半导体原理和器件最好懂一点,但不用太多。
一、教材:
Jan.M.Rabaey, Anantha Chandrakasan:《Digital Integrated Circuits, A Design Perspective》
中译本:《数字集成电路-电路、系统与设计》, 周润德译,电子工业出版社
二、主要参考书:
Advanced ASIC Chip SynthesisUsing Synopsys Design Compiler, Physical Compiler and PrimeTime( 2nd Edition )Himanshu Bhatnagar等著,张文俊译,清华大学出版社
A Verilog HDL Primer (2nd Edition),J. Bhasker 等著,徐振林 等译,机械工业出版社